Loading [MathJax]/jax/output/SVG/config.js
Системы и средства информатики
RUS  ENG    ЖУРНАЛЫ   ПЕРСОНАЛИИ   ОРГАНИЗАЦИИ   КОНФЕРЕНЦИИ   СЕМИНАРЫ   ВИДЕОТЕКА   ПАКЕТ AMSBIB  
Общая информация
Последний выпуск
Архив
Импакт-фактор

Поиск публикаций
Поиск ссылок

RSS
Последний выпуск
Текущие выпуски
Архивные выпуски
Что такое RSS



Системы и средства информ.:
Год:
Том:
Выпуск:
Страница:
Найти






Персональный вход:
Логин:
Пароль:
Запомнить пароль
Войти
Забыли пароль?
Регистрация


Системы и средства информатики, 2010, том 20, выпуск 1, страницы 5–23 (Mi ssi188)  

Эта публикация цитируется в 5 научных статьях (всего в 5 статьях)

Разработка вычислителя, не зависящего от задержек элементов

Ю. А. Степченков, Ю. Г. Дьяченко, Ю. В. Рождественский, Н. В. Морозов, Д. Ю. Степченков
Список литературы:
Аннотация: Представлены результаты практической разработки не зависящего от задержек элементов вычислительного блока (в дальнейшем – вычислителя), выполняющего функции деления и извлечения квадратного корня в соответствии со стандартом IEEE 754. Оптимизированная индикаторная подсхема гарантирует стопроцентный контроль окончания переключений всех элементов схемы вычислителя на каждой фазе работы. Достоверность независимости от задержек элементов обеспечивается иерархическим анализом.
Ключевые слова: самосинхронные схемы; самопроверяемость; индикация; вычислитель; иерархический анализ.
Тип публикации: Статья
УДК: 004.31:004.032.34
Образец цитирования: Ю. А. Степченков, Ю. Г. Дьяченко, Ю. В. Рождественский, Н. В. Морозов, Д. Ю. Степченков, “Разработка вычислителя, не зависящего от задержек элементов”, Системы и средства информ., 20:1 (2010), 5–23
Цитирование в формате AMSBIB
\RBibitem{SteDiaRoz10}
\by Ю.~А.~Степченков, Ю.~Г.~Дьяченко, Ю.~В.~Рождественский, Н.~В.~Морозов, Д.~Ю.~Степченков
\paper Разработка вычислителя, не зависящего от задержек элементов
\jour Системы и средства информ.
\yr 2010
\vol 20
\issue 1
\pages 5--23
\mathnet{http://mi.mathnet.ru/ssi188}
Образцы ссылок на эту страницу:
  • https://www.mathnet.ru/rus/ssi188
  • https://www.mathnet.ru/rus/ssi/v20/i1/p5
  • Эта публикация цитируется в следующих 5 статьяx:
    1. И. А. Соколов, Ю. А. Степченков, С. Г. Бобков, В. Н. Захаров, Ю. Г. Дьяченко, Ю. В. Рождественский, А. В. Сурков, “Базис реализации супер-ЭВМ эксафлопсного класса”, Информ. и её примен., 8:1 (2014), 45–70  mathnet  crossref  elib
    2. Л. П. Плеханов, “Проектирование самосинхронных схем: структурные методы в иерархическом анализе”, Информ. и её примен., 8:3 (2014), 105–113  mathnet  crossref  elib
    3. Ю. А. Степченков, Ю. Г. Дьяченко, Ю. В. Рождественский, Н. В. Морозов, Д. Ю. Степченков, А. В. Рождественскене, А. В. Сурков, “Самосинхронный умножитель с накоплением: практическая реализация”, Системы и средства информ., 24:3 (2014), 63–77  mathnet  crossref  elib
    4. Л. П. Плеханов, “Иерархический метод анализа самосинхронных электронных схем”, Системы и средства информ., 22:1 (2012), 62–73  mathnet
    5. Ю. А. Степченков, Ю. Г. Дьяченко, Ю. В. Рождественский, Н. В. Морозов, “Анализ на самосинхронность некоторых типов цифровых устройств”, Системы и средства информ., 21:1 (2011), 74–83  mathnet
    Citing articles in Google Scholar: Russian citations, English citations
    Related articles in Google Scholar: Russian articles, English articles
    Системы и средства информатики
    Статистика просмотров:
    Страница аннотации:346
    PDF полного текста:130
    Список литературы:62
     
      Обратная связь:
     Пользовательское соглашение  Регистрация посетителей портала  Логотипы © Математический институт им. В. А. Стеклова РАН, 2025