|
Оценка надежности синхронного и самосинхронного конвейеров
И. А. Соколов, Ю. А. Степченков, Ю. Г. Дьяченко, Ю. В. Рождественский Федеральный исследовательский центр «Информатика и управление» Российской академии наук
Аннотация:
Самосинхронная (СС) схемотехника выступает альтернативой синхронным схемам. Самосинхронные схемы обладают рядом преимуществ в сравнении с синхронными аналогами, но аппаратно избыточны. Статья исследует иммунность самосинхронных и синхронных схем к однократным кратковременным логическим сбоям (ЛС) с учетом аппаратурной избыточности СС-схем. Самосинхронные схемы за счет своей неотъемлемой части — индикаторной подсхемы — способны обнаружить ЛС, проявляющийся как инверсия состояния выхода логической ячейки схемы, и приостановить функционирование схемы до его исчезновения. Тем самым СС-схемы маскируют однократный ЛС и предотвращают искажение данных. Использование модифицированного гистерезисного триггера для реализации разряда регистра ступени конвейера маскирует практически все ЛС в комбинационной части (КЧ) ступени конвейера. DICE-подобная реализация этого триггера позволяет в 4 раза снизить чувствительность СС-регистра к ЛС внутри него. Количественные оценки сбоеустойчивости показывают явное (в 2,5–9,4 раза) преимущество СС-конвейера схемы в сравнении с синхронным аналогом.
Ключевые слова:
самосинхронные схемы, логический сбой, сбоеустойчивость, конвейер, индикация, вероятностная оценка.
Поступила в редакцию: 20.06.2022
Образец цитирования:
И. А. Соколов, Ю. А. Степченков, Ю. Г. Дьяченко, Ю. В. Рождественский, “Оценка надежности синхронного и самосинхронного конвейеров”, Информ. и её примен., 16:4 (2022), 2–7
Образцы ссылок на эту страницу:
https://www.mathnet.ru/rus/ia808 https://www.mathnet.ru/rus/ia/v16/i4/p2
|
Статистика просмотров: |
Страница аннотации: | 112 | PDF полного текста: | 37 | Список литературы: | 21 |
|